注册 登录 进入教材巡展
#
  • #

出版时间:2012年

出版社:北京师范大学出版社

以下为《电子设计自动化(EDA)》的配套数字资源,这些资源在您购买图书后将免费附送给您:
  • 北京师范大学出版社
  • 9787303084159
  • 70739
  • 0065153188-1
  • 16开
  • 2012年
  • 工学
  • 电子科学与技术
  • TN702
  • 专业基础课
  • 高职
内容简介
全书共9章,参考学时为72学时。第1章绪论,主要介绍了EDA仿真技术;第2章可编程逻辑器件基础,着重讲述PLD器件的基本结构、编程逻辑器件的编程及测试技术;第3章为可编程逻辑器件,重点讲述了Altera器件、MAX7000系列器件、FLEX10K系列器件、Xilinx可编程逻辑器件;第4章为VHDL设计方法,重点讲述了组合逻辑电路和逻辑电路的设计方法及技巧;第5章为状态机设计,介绍了Mealy型状态机的设计方法及步骤;第6章为MAX+PLUSⅡ操作简介,讲述了MAX+PLUSⅡ的设计过程;第7章为逻辑综合和设计实现,分别针对CPLD和FPGA器件讲述了其综合实现过程;第8章为数字系统设计与现场集成技巧,讲述了同步电路设计技巧、多级逻辑设计技巧、数字系统的FPGA现场集成设计中的基本问题、高速电路设计;第9章为EDA综合设计实例,提供了一些实用的设计实例。考虑到读者的特点与高职教学和特色,在讲述理论知识的过程中注重实践环节。本书配有大量的实例,帮助读者理解和掌握可编程逻辑器件的结构及应用,同时还增加了综合应用实例进一步提高学生的综合分析问题和解决问题的能力。
目录

第1章  绪论


1.1引言


1.2可编程逻辑器件(PLD)


1.3EDA技术的发展


第2章  可编程逻辑器件基础


2.1可编程逻辑器件的分类


2.1.1可编程逻辑器件的集成度分类


2.1.2可编程逻辑器件的其他分类方法


2.2PLD器件的基本结构


2.2.1与或阵列


2.2.2宏单元


2.3可编程元件


2.3.1熔丝开关和反熔丝开关


2.3.2浮栅编程技术


2.3.3SRAM配置存储器


2.4可编程逻辑器件的编程及测试技术


2.4.1在系统可编程技术


2.4.2边界扫描测试技术(Boundary Scan Test)


第3章  可编程逻辑器件


3.1Altera器件综述


3.2Altera FLEX10K系列芯片


3.2.1FLEX10K系列器件简介


3.2.2结构特点与功能描述


3.3Altera APEX20系列芯片


3.3.1APEX系列器件简介


3.3.2APEX20K系列的特点


3.4Xilinx XC9500系列器件


3.4.1XC9500系列器件简介


3.4.2XC9500系列器件的特点


3.5在系统可编程(ISP)逻辑器件


第4章  VHDL设计方法


4.1VHDL设计概述


4.1.1VHDL的优势


4.1.2VHDL的设计步骤


4.2VHDL的模型结构


4.2.1设计实体(Design Entities)


4.2.2实体说明(Entity Declarations)


4.2.3构造体


4.3VHDL语言的基本要素


4.3.1标识符


4.3.2数据对象


4.3.3数据类型及其他类型


4.3.4运算符


4.4VHDL基本描述语句


4.4.1并行语句


4.4.2顺序语句


4.4.3其他常用语句


4.5VHDL的基本设计


4.5.1组合逻辑电路设计


4.5.2同步时序逻辑电路设计


4.5.3典型设计实例


第5章  状态机设计


5.1概述


5.2一个简单的设计实例


5.2.1传统的设计方法


5.2.2利用VHDL语言进行


状态机描述


5.3内存控制器设计


5.3.1状态转移图


5.3.2状态转移图的VHDL编码


第6章  MAX+PLUSⅡ操作简介


6.1MAX+PLUSⅡ概述


6.1.1简介


6.1.2工具条和常用菜单选项说明


6.2MAX+PLUSⅡ10.2的安装


6.3MAX+PLUSⅡ的设计过程


6.4MAX+PLUSⅡ的设计输入方法


6.4.1图形输入法的设计过程


6.4.2语言描述输入法


6.4.3层次化设计


第7章  逻辑综合和设计实现


7.1概述


7.2设计实现的实例


7.3逻辑综合与实现


7.4针对CPLD器件的设计实现


7.4.1面向FLASH370的设计综合和装配


7.5针对FPGA器件的设计实现


7.5.1面向pASIC380的综合与布局布线


7.5.2设计中的折中考虑


7.5.3参数指引下的逻辑综合(Directive-Driven Synthesis)


7.5.4设计调整:DRAM控制器


7.5.5在一个8KB容量的FPGA中实现网络中继器


7.5.6预指定的引脚配置(Preassigning Pinouts)


第8章  数字系统设计与现场集成技巧


8.1同步电路设计技巧


8.1.1同步电路与异步电路的基本概念


8.1.2FGPA现场集成中常见的问题


8.1.3同步逻辑电路设计中的基本技巧


8.2多级逻辑设计技巧


8.2.1FPGA实现中的基本延时


8.2.2流水线的基本概念


8.2.3流水线应用的设计


8.3数字系统的FPGA现场集成设计中的基本问题


8.3.1数字系统现场集成的系统级设计过程


8.3.2现场集成设计中的仿真


8.3.3可编程器件的选择方案


8.3.4低功耗设计


8.4FPGA实用设计中的技巧


8.4.1阶层化设计


8.4.2为优化逻辑而进行复制


8.5高速电路设计


8.5.1高速电路的定义


8.5.2输入输出阻抗影响电路的负载能力


8.5.3阻抗匹配


8.5.4电源对系统的干扰


8.5.5接地


8.5.6串扰抑制


第9章  EDA综合设计实例


9.1多功能数字钟


9.1.1多功能数字钟设计要求


9.1.2多功能数字钟的顶层结构


9.1.3主要模块的VHDL源程序


9.2“梁祝”乐曲演奏电路


9.2.1乐曲演奏电路设计要求


9.2.2乐曲演奏电路的顶层结构


9.2.3主要模块VHDL源程序


9.3频率计


9.3.1频率计的设计要求


9.3.2频率计电路的顶层结构


9.3.3主要VHDL源程序