微型计算机原理与接口技术(第5版)
作者: 周荷琴、冯焕清
出版时间:2014年
出版社:中国科学技术大学出版社
- 中国科学技术大学出版社
- 9787312031915
- 174796
- 0047157679-3
- 平装
- 16开
- 2014年
- 工学
- 计算机科学与技术
- TP36
- 通用
- 本科
全书15章,内容安排上注重系统性、先进性和实用性。前5章是基础部分,主要介绍8086微型机系统的组成原理、体系结构、指令系统、汇编语言程序设计方法以及存储器的原理和电路设计。第6~12章讨论接口和总线技术,包括中断、DMA和I/O接口以及几个典型的大规模集成电路接口芯片(8255A、8253/8254、8259A、8251A、8237A),A/D和D/A以及总线技术也被纳入其中。最后3章介绍高档微型机的工作原理,其中第13章包括32位微处理器的结构和工作模式、寄存器组成、保护模式下的内存管理、保护模式下的中断和异常以及任务切换等内容,第14章介绍32位机新增指令、浮点数、SIMD技术和指令系统,并给出了许多编程实例,第15章简要介绍了PC/XT机的系统结构,主要对32位微型机的结构以及64位C,PU和智能多核处理器进行了讨论,并概要阐述了64位机的系统结构和技术特点。
《微型计算机原理与接口技术(第5版)》可作为高等学校电子类专业和其他相近相关专业本科教育的教材,也可作为从事微型计算机系统设计和应用等相关科技工作者的参考书。
前言
第1章 绪论
1.1 计算机中数的表示方法
1.1.1 进位计数制
1.1.2 二进制编码
1.1.3 带符号数的表示方法
1.2 计算机的基本结构
1.2.1 计算机的基本结构
1.2.2 计算机软件
1.3 微型计算机结构和系统
1.3.1 微型计算机基本结构
1.3.2 微型计算机系统
1.4 微型计算机的发展概况
1.4.1 计算机的发展
1.4.2 微型计算机的发展
第2章 8086CPU
2.1 8086CPU的内部结构
2.1.1 8086CPU内部结构及工作过程
2.1.2 8086CPU内部寄存器
2.2 808618088CPU的引脚功能
2.3 8086的存储器组织
2.3.1 段地址和偏移地址
2.3.2 8086存储器的分体结构
2.4 8086的工作模式和总线操作
2.4.1 最小模式系统
2.4.2 最大模式系统
2.4.3 总线操作时序
第3章 8086的寻址方式和指令系统
3.1 8086的寻址方式
3.1.1 立即寻址方式
3.1.2 寄存器寻址方式
3.1.3 直接寻址方式
3.1.4 寄存器间接寻址方式
3.1.5 寄存器相对寻址方式
3.1.6 基址变址寻址方式
3.1.7 相对基址变址寻址方式
3.1.8 其它寻址方式
3.2 指令的机器码表示方法
3.2.1 机器语言指令的编码目的和特点
3.2.2 机器语言指令代码的编制
3.3 8086的指令系统
3.3.1 数据传送指令
3.3.2 算术运算指令
3.3.3 逻辑运算和移位指令
3.3.4 字符串处理指令
3.3.5 控制转移指令
3.3.6 处理器控制指令
第4章 汇编语言程序设计
4.1 汇编语言程序格式和伪指令
4.1.1 汇编语言程序格式
4.1.2 伪指令语句
4.1.3 完整的汇编语言程序框架
4.2 DOS系统功能调用和BIOS中断调用
4.2.1 概述
4.2.2 DOS系统功能调用
4.2.3 BIOS中断调用
4.3 汇编语言程序设计方法与实例
4.3.1 顺序结构程序设计
4.3.2 分支程序设计
4.3.3 循环结构程序
4.3.4 代码转换程序
4.3.5 过程调用
第5章 存储器
5.1 存储器分类
5.1.1 内部存储器
5.1.2 外部存储器
5.1.3 存储器的性能指标
5.2 随机存取存储器RAM
5.2.1 静态RAM(SRAM)
5.2.2 动态RAM(DRAM)
5.2.3 内存条
5.3 只读存储器ROM
5.3.1 可编程可擦除ROM(EPROM)
5.3.2 电可擦除可编程ROM(EEPROM)
5.4 存储器与CPU的连接
5.4.1 设计接口应考虑的问题
5.4.2 存储器接口设计
5.5 高速缓冲存储器
5.5.1 高速缓存的原理
5.5.2 高速缓存的基本结构
5.5.3 主存与Cache的地址映射
5.5.4 Cache的基本操作
5.5.5 影响Cache性能的因素
第6章 I/O接口和并行接口芯片8255A
6.1 I/O接口
6.1.1 I/O接口的功能
6.1.2 I/O端口及其寻址方式
6.1.3 CPU与外设间的数据传送方式
6.1.4 PC机的I/O地址分配
6.2 8255A的工作原理
6.2.1 8255A的结构和功能
6.2.2 8255A的控制字
6.2.3 8255A的工作方式和C口状态字
6.3 8255A的应用举例
6.3.1 基本输入输出应用举例
6.3.2 键盘接口
6.3.3 8255A在PC/XT机中的应用
第7章 可编程计数器/定时器8253/8254及其应用
7.1 8253的工作原理
7.1.1 8253的内部结构和引脚信号
7.1.2 初始化编程步骤和门控信号的功能
7.1.3 8253的工作方式
7.2 8253/8254的应用举例
7.2.1 8253定时功能的应用举例
7.2.2 8253/8254计数功能的应用举例
7.2.3 8253在PC/XT机中的应用
第8章 中断和可编程中断控制器8259A
8.1 中断
8.1.1 中断概念和分类
8.1.2 中断的响应与处理过程
8.2 8259A的工作原理
8.2.1 8259A的引脚信号和内部结构
8.2.2 8259A的工作方式
8.2.3 8259A的命令字及编程
8.3 8259A应用举例
8.3.1 8259A的级联使用
8.3.2 中断向量的设置和中断处理程序设计实例
第9章 串行通信和可编程接口芯片8251A
9.1 串行通信的基本概念和EIA RS-232C串行口
9.1.1 串行通信的基本概念
9.1.2 EIA RS-232C串行口
9.2 可编程串行通信接口芯片8251A
9.2.1 8251A的内部结构和外部引脚
9.2.2 8251A的编程
9.2.3 8251A应用举例
第10章 模数(A/D)和数模(D/A)转换
10.1 概述
10.1.1 一个实时控制系统
10.1.2 采样、量化和编码
10.1.3 采样保持器
10.2 D/A转换器
10.2.1 数/模转换器原理
10.2.2 数/模转换器的主要性能指标
10.2.3 数/模转换器AD7524、DA(20832和DAC1210
10.3 A/D转换
10.3.1 模/数转换器原理
10.3.2 模/数转换器ADC0809和AD574A
第11章 DMA控制器8237A
11.1 8237A的组成和工作原理
11.1.1 8237A的内部结构
11.1.2 8237A的引脚功能
11.1.3 8237A的内部寄存器
11.2 8237A的时序
11.2.1 外设和内存间的DMA数据传送时序
11.2.2 空闲周期、有效周期和扩展写周期
11.3 8237A的编程和应用举例
11.3.1 PC/XT机中的DMA控制逻辑
11.3.2 8237A的一般编程方法
11.3.3 PC/XT机上的DMA控制器的使用
第12章 总线技术
12.1 总线概述
12.1.1 总线的分类
12.1.2 总线的主要性能指标
12.1.3 总线标准
12.1.4 PC系列总线
12.1.5 测控机箱底板总线
12.1.6 仪器与计算机互连总线
12.2 PCI总线
12.2.1 PCI局部总线
12.2.2 PCI总线的特点
12.2.3 基于PCI总线的计算机系统
12.2.4 PCI总线信号
12.2.5 PCI总线的应用
12.3 PCI Express总线
12.3.1 PCI-E1.O
12.3.2 PCI-E2.0
12.3.3 PCI-E3.O
12.3.4 PCI-E的未来
12.4 USB总线
12.4.1 USB的特点
12.4.2 USB规范
12.4.3 USB接口规范
12.4.4 USB的数据编码
12.4.5 USB的传输方式
12.4.6 USB包
12.4.7 USB设备的枚举
12.5 IEEE 1394总线
12.5.1 IEEE 1394总线
12.5.2 IEEE 1394总线的特点
12.5.3 IEEE 1394规范的主要内容
第13章 32位微型机的基本工作原理
13.1 32位微处理器的结构与工作模式
13.1.1 32位微处理器结构简介
13.1.2 32位微处理器的工作模式
13.2 寄存器
13.2.1 用户级寄存器
13.2.2 系统级寄存器
13.2.3 程序调试寄存器
13.3 保护模式下的内存管理
13.3.1 段内存管理技术
13.3.2 分页内存管理技术
13.4 保护模式下的中断和异常
13.4.1 中断和异常
13.4.2 保护模式下