数字逻辑电路分析与设计教程(第2版) / 21世纪高等学校电子信息工程规划教材
¥29.00定价
作者: 熊小君、马然等
出版时间:2017年1月
出版社:清华大学出版社
- 清华大学出版社
- 9787302457282
- 2-1
- 165679
- 16开
- 2017年1月
- 理学
- 数学
- O141
- 计算机
- 本专科、高职高专
内容简介
本书以数字逻辑为基础,全面介绍了数字电路的基本理论、分析方法、综合方法和实际应用。本书共分8章,第1章介绍数制之间的转换及常用的编码; 第2章介绍逻辑代数及逻辑化简的基本方法; 第3章介绍几个常用的组合逻辑模块的应用; 第4章和第5章介绍时序电路的分析、设计方法和中规模逻辑模块的应用; 第6章介绍数/模和模/数转换电路; 第7章介绍可编程逻辑器件的原理及应用; 第8章以大量例题为背景介绍硬件描述语言VHDL。每章后面附有相应的习题。本书可作为高等学校通信、电气、电子信息、计算机、自动化等专业的大学本科教材,也可供其他从事电子技术工作的工程技术人员参考。
目录
目录第1章数字电路基础1.1数字信号与数字电路1.1.1数字信号1.1.2数字电路1.2数值1.2.1各种进制的表示1.2.2各种进制之间的转换1.3二值编码1.3.1带符号数的表示1.3.2常用的二十进制码1.3.3n位十进制数的BCD码表示及8421 BCD码的加/减法1.4逻辑关系1.4.1基本逻辑关系1.4.2复合逻辑关系1.5逻辑关系与数字电路习题1第2章逻辑函数与组合电路基础2.1逻辑代数2.1.1逻辑代数的基本公式2.1.2逻辑代数的基本规则2.1.3逻辑函数的公式法化简2.2逻辑函数的标准形式2.2.1最小项与最小项表达式2.2.2最大项与最大项表达式2.2.3最小项与最大项的关系2.3卡诺图及其化简2.3.1卡诺图2.3.2逻辑函数与卡诺图2.3.3用卡诺图化简逻辑函数2.3.4对具有无关项的逻辑函数的化简2.4组合电路的设计基础2.4.1编码器的设计2.4.2译码器的设计2.4.3数据选择器的设计2.4.4数值比较器的设计2.4.52位加法器的设计习题2第3章组合逻辑电路设计3.1集成逻辑电路的电气特性3.1.1集成电路的主要电气指标3.1.2逻辑电路的输出结构3.1.3芯片使用中注意的问题3.1.4正、负逻辑极性3.1.5常用门电路3.2常用组合逻辑模块3.2.14位并行加法器3.2.2数值比较器3.2.3译码器3.2.4数据选择器3.2.5总线收发器3.3应用实例3.4险象与竞争3.4.1险象的分类3.4.2不考虑延迟时的电路输出3.4.3逻辑险象及其消除3.4.4功能险象3.4.5动态险象习题3第4章时序电路基础4.1集成触发器4.1.1基本RS触发器4.1.2钟控RS触发器4.1.3D触发器4.1.4JK触发器4.2触发器的应用4.2.1D触发器的应用4.2.2JK触发器的应用4.2.3异步计数器4.3同步时序逻辑电路4.3.1时序逻辑电路的基本概念4.3.2米里型电路的分析举例4.3.3莫尔型电路分析举例4.3.4自启动4.4集成计数器及其应用4.4.1集成计数器4.4.2任意模计数器4.4.3计数器的扩展4.4.4集成计数器应用举例4.5集成移位寄存器及其应用4.5.1集成移位寄存器4.5.2移位型计数器4.5.3移位寄存器在数据转换中的应用习题4第5章同步时序电路和数字系统设计5.1同步时序电路的基本设计方法5.1.1原始状态图和状态表的建立5.1.2用触发器实现状态分配5.1.3导出触发器的激励方程和输出方程5.2用“触发器组合状态法”设计同步时序逻辑电路5.2.1写出编码状态表5.2.2化简触发器激励函数的卡诺图5.2.3画出逻辑图5.3用“触发器直接状态法”设计同步时序逻辑电路5.3.1触发器状态的直接分配5.3.2做出逻辑次态表5.3.3导出各触发器的激励方程和电路的输出方程5.3.4画出逻辑图5.4同步时序电路中的时钟偏移5.4.1时钟偏移现象5.4.2时钟偏移的后果5.4.3防止时钟偏移的方法习题5第6章集成ADC和DAC的基本原理与结构6.1集成数模转换器6.1.1二进制权电阻网络DAC6.1.2二进制T形电阻网络DAC6.2DAC的主要技术参数6.2.1最小输出电压和满量程输出电压6.2.2分辨率6.2.3转换误差和产生原因6.2.4DAC的建立时间6.3集成模数转换器6.3.1ADC的处理过程6.3.2并行型 ADC6.3.3逐次比较逼近型ADC6.3.4双积分型ADC6.4ADC的主要技术参数习题6第7章可编程逻辑器件及其应用基础7.1PLD的基本原理7.1.1PLD的基本组成7.1.2PLD的编程和阵列结构7.1.3PLD的逻辑符号7.2只读存储器7.2.1ROM的组成原理7.2.2ROM在组合逻辑设计中的应用7.3可编程逻辑阵列7.3.1组合逻辑PLA电路7.3.2时序逻辑PLA电路习题7第8章硬件描述语言基础8.1硬件描述语言概述8.2VHDL语言描述数字系统的基本方法8.2.1VHDL库和包8.2.2实体描述语句8.2.3结构体描述8.3VHDL中的赋值、判断和循环语句8.3.1信号和变量的赋值语句8.3.2IFELSE语句8.3.3CASE语句8.3.4LOOP语句8.3.5NEXT、EXIT语句8.4进程语句8.5VHDL设计组合逻辑电路举例8.6VHDL设计时序逻辑电路举例8.6.1时钟信号的描述8.6.2触发器的同步和非同步复位的描述习题8主要参考文献