注册 登录 进入教材巡展
#
  • #

出版时间:2013年8月

出版社:清华大学出版社

以下为《数字逻辑与数字系统设计-基于Proteus VSM和Verilog HDL》的配套数字资源,这些资源在您购买图书后将免费附送给您:
  • 清华大学出版社
  • 9787302328780
  • 94493
  • 0045158838-8
  • 16开
  • 2013年8月
  • 工学
  • 计算机科学与技术
  • TP331.2
  • 数学
  • 本科
内容简介
《数字逻辑与数字系统设计--基于ProteusVSM和VerilogHDL(高等院校信息技术规划教材)》比较全面地介绍了数字电路的基本概念和工作原理,并以ProteusISIS为辅助工具,用可视化方式实现数字逻辑电路的分析和设计,有利于加深读者对数字逻辑电路和数字系统设计的理解和掌握。与此同时,通过大量实例将目前数字系统设计中常用的Verilog硬件描述语言引入数字逻辑电路的设计过程中,使读者尽可能早地接触到新的设计方法,不仅为本课程的教学开拓新路,同时也为将此类方法用于后续课程的学习打下良好基础。本书内容包括基础知识、逻辑代数基础、逻辑门电路、组合逻辑基础、组合逻辑电路、时序逻辑基础、时序逻辑电路、脉冲数字电路、转换电路、可编程逻辑基础、数字系统设计基础等。
卢建华、邵平凡编著的《数字逻辑与数字系统设计--基于ProteusVSM和VerilogHDL(高等院校信息技术规划教材)》可作为计算机类、电子类、自动化类等相关专业的本科生教材或教学参考书,也可供相关专业的工程技术人员参考。
目录

第1章  基础知识


1.1 概述


1.1.1 数字信号与模拟信号


1.1.2 数字系统的基本结构


1.2 常用数制及其转换


1.2.1 十进制


1.2.2 二进制


1.2.3 二进制与十进制之间的相互转换


1.2.4 八进制数和十六进制数及其与二进制数之间的转换


1.2.5 八进制在数制转换中的桥梁作用


1.2.6 不同数制数据的后缀表示


1.3 带符号二进制数的表示方法


1.3.1 原码


1.3.2 反码


1.3.3 补码


1.3.4 二进制数的加、减法运算


1.4 常用编码


1.4.1 二十进制编码(BCD码)


1.4.2 格雷码


1.4.3 ASCII码


1.5 Proteus软件简介


1.5.1 Proteus简介


1.5.2 Proteus ISIS简介


1.5.3 Proteus ISIS实用快捷键


本章  小结



第2章  逻辑代数基础


第3章  逻辑门电路


第4章  组合逻辑基础


第5章  组合逻辑电路


第6章  时序逻辑基础


第7章  时序逻辑电路


第8章  脉冲数字电路


第9章  转换电路


第10章  可编程逻辑基础


第11章  数字系统设计基础


附录A  Proteus ISIS用法简介


附录B  Verilog HDL语言简介


参考文献