数字逻辑与数字系统设计-基于Proteus VSM和Verilog HDL / 高等院校信息技术规划教材
作者: 卢建华、邵平凡
出版时间:2013年8月
出版社:清华大学出版社
- 清华大学出版社
- 9787302328780
- 94493
- 0045158838-8
- 16开
- 2013年8月
- 工学
- 计算机科学与技术
- TP331.2
- 数学
- 本科
卢建华、邵平凡编著的《数字逻辑与数字系统设计--基于ProteusVSM和VerilogHDL(高等院校信息技术规划教材)》可作为计算机类、电子类、自动化类等相关专业的本科生教材或教学参考书,也可供相关专业的工程技术人员参考。
第1章 基础知识
1.1 概述
1.1.1 数字信号与模拟信号
1.1.2 数字系统的基本结构
1.2 常用数制及其转换
1.2.1 十进制
1.2.2 二进制
1.2.3 二进制与十进制之间的相互转换
1.2.4 八进制数和十六进制数及其与二进制数之间的转换
1.2.5 八进制在数制转换中的桥梁作用
1.2.6 不同数制数据的后缀表示
1.3 带符号二进制数的表示方法
1.3.1 原码
1.3.2 反码
1.3.3 补码
1.3.4 二进制数的加、减法运算
1.4 常用编码
1.4.1 二十进制编码(BCD码)
1.4.2 格雷码
1.4.3 ASCII码
1.5 Proteus软件简介
1.5.1 Proteus简介
1.5.2 Proteus ISIS简介
1.5.3 Proteus ISIS实用快捷键
本章 小结
第2章 逻辑代数基础
第3章 逻辑门电路
第4章 组合逻辑基础
第5章 组合逻辑电路
第6章 时序逻辑基础
第7章 时序逻辑电路
第8章 脉冲数字电路
第9章 转换电路
第10章 可编程逻辑基础
第11章 数字系统设计基础
附录A Proteus ISIS用法简介
附录B Verilog HDL语言简介
参考文献